(단지 CPLD에서만의 문제는 아니지만)
일반적으로 신호의 level에 의해서 다른 signal을 구동하는 방법이 있지만
가끔은 edge로 동작해야 하는 경우가 있어서

이런 경우에는 보통 입력 신호의 system clk에 의해서 delay된 signal을 이용해서
입력 신호와 delayed 신호를 동시에 참조해서 해당되는 signal을 구동시켰었다.

그런데, system clk이 꽤 느린 경우이고,
구동해야할 signal은 많은 delay를 허용하지 않는 경우라면
여러가지로 고민하게 된다...

이런 경우에 입력 신호를 not gatering 해서
그 출력과 입력 신호를 잘 묶어서 생각해보면
not gate의 출력 신호는 입력에 비해 5~6ns 정도의 gate delay를 가지므로
결과적으로 5~6ns 정도의 1-pulse를 생성해낼수 있을텐데...

이 5ns 정도의 1-pulse를 async reset/set 등으로 사용한다면
system clk에 의한 방법보단 timing적으론 괜찮지 않을까 싶은데

그렇다곤 해도 5ns...라...
과연 system 안정성 면에선 어떨지 모르겠네...

한번 테스트해볼 필요는 있을 듯
분명 특별한 케이스에 필요한 날이 있을테니

'VHDL' 카테고리의 다른 글

Quartus에서 Power-on시의 Register 초기값 설정하기  (0) 2008.07.29
by sminchoi 2008. 7. 29. 12:42